|
|
|
10位高速CMOS流水线型ADC设计 |
|
论文目录 |
|
摘要 | 第1-3页 | ABSTRACT | 第3-7页 | 1 绪论 | 第7-11页 | ·研究背景及意义 | 第7-8页 | ·国内外研究现状 | 第8-10页 | ·本课题的主要研究内容 | 第10-11页 | 2 流水线A/D转换器原理 | 第11-33页 | ·A/D转换器的基本原理 | 第11-12页 | ·A/D转换器主要性能指标 | 第12-17页 | ·理想A/D转换器 | 第12-14页 | ·静态性能参数 | 第14-16页 | ·动态性能参数 | 第16-17页 | ·几种典型高速A/D转换器结构 | 第17-24页 | ·全并行A/D转换器(FLASH A/D) | 第18-19页 | ·两步型A/D转换器(Two-Step FLASH A/D) | 第19-20页 | ·内插式A/D转换器(Interpolating A/D) | 第20-21页 | ·折叠型A/D转换器(Folding A/D) | 第21-22页 | ·过采样A/D转换器(∑-△A/D) | 第22-23页 | ·高速A/D转换器结构的性能比较 | 第23-24页 | ·流水线A/D转换器的工作原理 | 第24-26页 | ·流水线A/D转换器的设计方案 | 第26-27页 | ·流水线A/D转换器的误差来源 | 第27-32页 | ·比较器失调 | 第27-28页 | ·运算放大器的非理想因素 | 第28-30页 | ·采样时钟抖动 | 第30页 | ·电荷注入和时钟溃通 | 第30-31页 | ·热噪声 | 第31-32页 | ·本章小结 | 第32-33页 | 3 1.5 位/级A/D转换器模块电路设计 | 第33-53页 | ·采样/保持电路 | 第33-37页 | ·采样/保持电路工作原理 | 第33-34页 | ·采样/保持电路结构 | 第34-36页 | ·采样开关 | 第36-37页 | ·余量增益电路 | 第37-39页 | ·跨导运算放大器 | 第39-46页 | ·运算放大器结构的选择与考虑 | 第39-42页 | ·跨导运算放大器共享 | 第42-45页 | ·OTA的共模反馈电路 | 第45-46页 | ·子A/D及末级FLASH A/D转换器 | 第46-51页 | ·子A/D转换器结构 | 第46-47页 | ·编码电路的实现 | 第47-48页 | ·比较器 | 第48-51页 | ·末级2bit全并行A/D转换器 | 第51页 | ·子D/A转换器 | 第51-52页 | ·本章小结 | 第52-53页 | 4 其它关键单元设计 | 第53-63页 | ·基准源电路 | 第53-56页 | ·时钟信号电路 | 第56-60页 | ·时钟信号电路 | 第56-57页 | ·时钟稳定电路 | 第57-60页 | ·数字校正电路 | 第60-62页 | ·本章小节 | 第62-63页 | 5 模拟仿真结果及版图 | 第63-70页 | ·流水线A/D转换器模块电路仿真 | 第63-65页 | ·跨导运算放大器仿真 | 第63页 | ·采样/保持电路仿真 | 第63-64页 | ·基准源电路仿真 | 第64-65页 | ·时钟稳定电路仿真 | 第65页 | ·系统级仿真 | 第65-67页 | ·静态参数仿真 | 第65-66页 | ·动态参数仿真 | 第66-67页 | ·版图设计 | 第67-69页 | ·本章小节 | 第69-70页 | 6 结论 | 第70-71页 | 致谢 | 第71-72页 | 参考文献 | 第72-75页 | 附录 | 第75页 |
|
|
|
|
论文编号BS355500,这篇论文共75页 会员购买按0.35元/页下载,共需支付26.25元。 直接购买按0.5元/页下载,共需要支付37.5元 。 |
|
|
我还不是会员,注册会员!
会员下载更优惠!充值送钱! |
我只需要这篇,无需注册!
直接网上支付,方便快捷! |
|
|
|
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。 |
|
|