logo
教育论文中心  教育论文中心   广告服务  广告服务   论文搜索  论文搜索   论文发表  论文发表   会员专区  会员专区   在线购卡   在线购卡   服务帮助  服务帮助   联系我们  联系我们   网站地图  网站地图   硕士论文  会员专区   博士论文
当前位置:教育论文中心首页--硕士论文--40nm CMOS工艺下11bit高分辨率流水线型时间数字转换器设计
博硕论文分类列表
工业技术 交通运输 农业科学
生物科学 航空航天 历史地理
医学卫生 语言文字 环境科学
综合图书 政治法律 社会科学
马列主义、毛泽东思想 艺术
数理科学和化学 文学
天文学、地理科学 军事
文化科学、教育体育 经济
自然科学总论 哲学
查看更多分类
 
论文搜索
 
 
相关论文
通用型流量计智能处理单元的研究与
超高速飞行器动态等离子鞘套信号传
一种用于植入式装置的程控遥测方法
芝加哥标准在分辨率食管测压应用
一种像素级时间数字转换器的研究与
TMS320VC5402 DSP
1-bit压缩重构、压缩扩散及变
基于1-bit和传统压缩感知的采
40nm 12bit 60MHz
532nm和1064nm激光治疗
基于数字扩展脉宽调制的单感双输出
基于Rademacher复杂度的
外存全文索引算法的研究
基于感知信息量化的判决融合算法研
嵌入式深度神经网络的模型压缩与前
一个用于手机收发器的数模转换器电
一种2-bit/cycle的高速
数字式π/4-DQPSK调制解调
集群作业管理系统的研究与实现
无线语音通信系统中的QPSK调制
基于SiGe工艺的微波数控移相器
基于状态空间模型的快速预测控制算
基于液晶的太赫兹电控扫描传输阵列
π/4-DQPSK调制解调技术研
面向对象的SAR图像溢油信息提取
基于预失真的全数字音频放大器的优
12/14bit高速流水线型A/
16位100MSPS流水线型AD
流水线型ADC数字校正技术研究
无线接收系统中10 bit高速流
流水线型神经IIR自适应滤波器的
一种低压高速的流水线型ADC数字
高速高精度流水线型ADC单元电路
应用于认知无线电接收机的流水线型
德化陶瓷制作场所流水线型功能区化
基于非线性函数扩展的流水线型自适
基于40nm CMOS工艺的12
流水线型ADC确定性后台校正系统
数字化技术在毫米波分辨雷达中的
14bit 125MS/s流水线
基于压缩感知的信号频谱测量方法研
放线菌线型染色体和线型质粒结构与
基于稀疏多带信号的压缩采样技术研
14bit 40MSPS模数转换
一种高速分辨率流水线型A/D转
基于0.18μm RF-CMOS
基于1.8V CMOS工艺的12
流水线型10-bit高速ADC芯
北斗用户机距离零值测试设备研制
 
科目列表
市场营销 管理理论 人力资源
电子商务 社会实践 先进教育
伦理道德 艺术理论 环境保护
农村研究 交通相关 烟草论文
电子电气 财务分析 融资决策
电影艺术 国学论文 材料工程
语文论文 数学论文 英语论文
政治论文 物理论文 化学论文
生物论文 美术论文 历史论文
地理论文 信息技术 班主任
音乐论文 体育论文 劳技论文
自然论文 德育管理 农村教育
素质教育 三个代表 旅游管理
国际贸易 哲学论文 工商管理
证券金融 社会学 审计论文
会计论文 建筑论文 电力论文
水利论文 园林景观 农林学
中医学 西医学 心理学
公安论文 法学法律 思想汇报
法律文书 总结报告 演讲稿
物业管理 经济学 论文指导
计算机 护理论文 社会调查
军事论文 化工论文 财政税收
保险论文 物流论文 语言教育
教育教学 给水排水 暖通论文
结构论文 综合类别 硕士论文
博士论文    
 
 
40nm CMOS工艺下11bit高分辨率流水线型时间数字转换器设计
 
     论文目录
 
摘要第5-6页
ABSTRACT第6-7页
符号对照表第13-14页
缩略语对照表第14-18页
第一章 绪论第18-24页
    1.1 论文的背景与意义第18-19页
    1.2 时间数字转换器发展历史与研究现状第19-21页
        1.2.1 时间数字转换器的发展历史第19-20页
        1.2.2 时间数字转换器的研究现状第20-21页
    1.3 本文的研究目标及主要内容第21-22页
    1.4 论文的组织结构第22-24页
第二章 时间数字转换器的理论基础第24-40页
    2.1 时间数字转换器的工作原理第24页
    2.2 时间数字转换器与模数转换器的比较第24-27页
        2.2.1 模数转换器的简介第24-26页
        2.2.2 时间数字转换器与模数转换器的具体对比第26-27页
    2.3 时间数字转换器的主要性能参数第27-32页
    2.4 时间数字转换器的主要结构第32-39页
        2.4.1 计数器型时间数字转换器第32-33页
        2.4.2 延时链时间数字转换器(快闪型)第33-34页
        2.4.3 游尺延时链型时间数字转换器第34-36页
        2.4.4 环形时间数字转换器第36-37页
        2.4.5 Coarse-Fine型时间数字转换器第37-38页
        2.4.6 基于GRO的Sigma-Delta型TDC第38-39页
    2.5 本章小结第39-40页
第三章 流水线型时间数字转换器总体设计第40-60页
    3.1 流水线型时间数字转换器概述第40-42页
    3.2 子TDC结构第42-43页
    3.3 子时间数字转换器与余量增益放大器第43页
    3.4 数字冗余位校正算法第43-45页
    3.5 流水线TDC的误差第45-47页
        3.5.1 失调误差第45-46页
        3.5.2 增益误差第46-47页
    3.6 流水线级数与分辨率的优化第47-49页
    3.7 流水线TDC的数字校准技术第49-51页
        3.7.1 前台校准技术第49-50页
        3.7.2 后台校准技术第50-51页
    3.8 流水线TDC总体电路结构第51-58页
        3.8.1 1.5 位/级子级结构第51-53页
        3.8.2 子级位数的提高第53页
        3.8.3 2.5 位/级子级结构第53-57页
        3.8.4 流水线型TDC动态范围的扩展第57-58页
    3.9 本章小结第58-60页
第四章 流水线型TDC核心电路的设计第60-84页
    4.1 时间放大器的设计第60-75页
        4.1.1 基于受控放电原理的时间放大器第60-62页
        4.1.2 基于SR-latch的时间放大器第62-67页
        4.1.3 时间放大器输入范围的扩展第67-68页
        4.1.4 时间放大器的增益校准第68-72页
        4.1.5 SR-latch型时间放大器的版图与整体仿真第72-75页
    4.2 边沿比较器的电路设计第75-80页
    4.3 数据选择器与电平转换器设计第80-82页
        4.3.1 数据选择器电路设计第80-81页
        4.3.2 电平转换器电路设计第81-82页
    4.4 本章小结第82-84页
第五章 其他关键模块设计及整体电路仿真第84-110页
    5.1 延时链抗PVT设计第84-93页
        5.1.1 基于DLL环路的抗PVT电路第84-86页
        5.1.2 基于LDO的抗PVT电路第86-93页
    5.2 输出编码电路设计第93-96页
        5.2.1 延迟寄存器阵列的设计第94-95页
        5.2.2 全加器组的设计第95-96页
    5.3 流水线型TDC的余量校准第96-102页
        5.3.1 前台校准流程介绍第96-98页
        5.3.2 2.5位/级流水线型TDC的前台校准第98-102页
    5.4 流水线型TDC的整体仿真第102-109页
    5.5 本章小结第109-110页
第六章 总结与展望第110-112页
    6.1 总结第110页
    6.2 展望第110-112页
参考文献第112-116页
致谢第116-118页
作者简介第118-119页

 
 
论文编号BS3131802,这篇论文共119
会员购买按0.35元/页下载,共需支付41.65元。        直接购买按0.5元/页下载,共需要支付59.5元 。
我还不是会员,注册会员
会员下载更优惠!充值送钱!
我只需要这篇,无需注册!
直接网上支付,方便快捷!
 您可能感兴趣的论文
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。
 
 
| 会员专区 | 在线购卡 | 广告服务 | 网站地图 |
版权所有 教育论文中心 Copyright(C) All Rights Reserved
联系方式: QQ:277865656 或写信给我