|
|
|
基于FPGA控制的高速数据采集系统设计与实现 |
|
论文目录 |
|
摘要 | 第1-6页 | ABSTRACT | 第6-12页 | 第一章 绪论 | 第12-15页 | ·数据采集的意义和任务 | 第12-13页 | ·典型高速数据采集的特点和发展趋势 | 第13-14页 | ·作者的主要工作及本文的组织结构 | 第14-15页 | 第二章 数据采集系统的理论知识 | 第15-21页 | ·信号采样理论 | 第15-19页 | ·模数转换(A/D)和数模转换(D/A) | 第19-21页 | 第三章 硬件电路设计 | 第21-44页 | ·系统设计方案 | 第21-22页 | ·模拟中频信号预处理模块 | 第22-24页 | ·模数转换模块 | 第24-27页 | ·时钟产生电路模块 | 第27-28页 | ·FPGA 及其配置芯片 | 第28-34页 | ·接口部分 | 第34-42页 | ·电源部分 | 第42-44页 | 第四章 FPGA 设计 | 第44-79页 | ·FPGA 及其开发流程 | 第44-49页 | ·功能描述 | 第49-50页 | ·各子模块的逻辑实现 | 第50-72页 | ·FPGA 设计总结及资源使用报告 | 第72-74页 | ·设计过程中需要注意的问题 | 第74-79页 | 第五章 PC 端控制软件设计 | 第79-86页 | 第六章 系统测试方法及结果分析 | 第86-97页 | ·SIGNALTAPII 逻辑分析仪 | 第86-90页 | ·系统测试结果 | 第90-97页 | 第七章 结束语 | 第97-99页 | 致谢 | 第99-100页 | 参考文献 | 第100-102页 | 攻硕期间取得的成果 | 第102-103页 | 附录一 FPGA 逻辑设计图 | 第103-104页 | 附录二 PCB 图(TOPLAYER) | 第104-105页 | 附录三 PCB 图(BOTTOMLAYER) | 第105-106页 | 附录四 实物图 | 第106-107页 |
|
|
|
|
论文编号BS1317003,这篇论文共107页 会员购买按0.35元/页下载,共需支付37.45元。 直接购买按0.5元/页下载,共需要支付53.5元 。 |
|
|
我还不是会员,注册会员!
会员下载更优惠!充值送钱! |
我只需要这篇,无需注册!
直接网上支付,方便快捷! |
|
|
|
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。 |
|
|