|
|
|
基于CPCI的多维多通道CFAR处理器的研制 |
|
论文目录 |
|
摘要 | 第1-5页 | Abstract | 第5-8页 | 第一章 引言 | 第8-12页 | ·课题背景及意义 | 第8-9页 | ·国内外发展状况 | 第9-11页 | ·本文的主要工作 | 第11-12页 | 第二章 CFAR 处理器的系统结构设计 | 第12-21页 | ·概述 | 第12-13页 | ·CFAR 算法处理器 | 第13-15页 | ·数据的传输 | 第15-19页 | ·数据输入接口 | 第16-18页 | ·数据输出接口 | 第18-19页 | ·数据的缓存 | 第19页 | ·CompactPCI 总线 | 第19-21页 | 第三章 CFAR 处理器硬件电路的设计 | 第21-39页 | ·概述 | 第21页 | ·FPGA 的设计 | 第21-26页 | ·Stratix 系列FPGA 的特点 | 第22-25页 | ·FPGA 硬件设计精要 | 第25-26页 | ·SRAM 的设计 | 第26-29页 | ·CompactPCI 总线技术 | 第29-39页 | ·CPCI 的优点 | 第30-31页 | ·CPCI 总线操作~[17][18] | 第31-37页 | ·CPCI 总线命令 | 第31-32页 | ·CPCI 总线传输机制 | 第32页 | ·CPCI 总线的编址 | 第32-33页 | ·CPCI 配置寄存器及访问 | 第33-37页 | ·CPCI 局部总线协议的硬件实现 | 第37-39页 | 第四章 CFAR 处理器核心处理模块的FPGA 编程与仿真 | 第39-55页 | ·CFAR 处理器核心处理模块的结构设计 | 第39-44页 | ·CFAR 处理器核心处理模块的编程实现和仿真结果 | 第44-55页 | ·数据接收控制模块 | 第44-47页 | ·CFAR 算法处理器模块 | 第47-49页 | ·数据输出控制模块 | 第49-52页 | ·数据缓存控制模块 | 第52-53页 | ·PC19054 控制模块 | 第53-55页 | 第五章 CPCI 的驱动开发及硬件调试 | 第55-63页 | ·CPCI 的驱动开发 | 第55-58页 | ·WDM 驱动程序构成 | 第55-56页 | ·WDM 驱动程序的层次结构 | 第56-57页 | ·驱动程序开发工具 | 第57-58页 | ·CFAR 处理器整机调试结果 | 第58-61页 | ·CFAR 处理器核心模块的调试 | 第58-60页 | ·结果分析 | 第60-61页 | ·相关照片 | 第61-63页 | 结论 | 第63-64页 | 致谢 | 第64-65页 | 参考文献 | 第65-66页 | 个人简历 | 第66页 |
|
|
|
|
论文编号BS1034632,这篇论文共66页 会员购买按0.35元/页下载,共需支付23.1元。 直接购买按0.5元/页下载,共需要支付33元 。 |
|
|
我还不是会员,注册会员!
会员下载更优惠!充值送钱! |
我只需要这篇,无需注册!
直接网上支付,方便快捷! |
|
|
|
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。 |
|
|