|
|
|
阵列雷达数字接收机测试系统的设计与实现 |
|
论文目录 |
|
摘要 | 第5-6页 | ABSTRACT | 第6页 | 第一章 绪论 | 第11-16页 | 1.1 课题背景及意义 | 第11页 | 1.2 国内外发展状况 | 第11-14页 | 1.2.1 相控阵雷达发展状况 | 第11-13页 | 1.2.2 USB的技术发展 | 第13-14页 | 1.3 本文主要工作及论文结构介绍 | 第14-16页 | 第二章 测试系统方案设计 | 第16-21页 | 2.1 系统需求简介 | 第16页 | 2.2 系统测试指标 | 第16-17页 | 2.3 测试系统的方案设计 | 第17-20页 | 2.3.1 硬件方案设计 | 第17-19页 | 2.3.1.1 存储方案讨论 | 第18页 | 2.3.1.2 传输方案讨论 | 第18-19页 | 2.3.1.3 控制方案讨论 | 第19页 | 2.3.2 软件方案设计 | 第19-20页 | 2.4 本章小结 | 第20-21页 | 第三章 系统硬件设计与实现 | 第21-36页 | 3.1 硬件整体设计 | 第21页 | 3.2 主要器件选型 | 第21-26页 | 3.2.1 FPGA选型 | 第21-22页 | 3.2.2 SRAM选型 | 第22-23页 | 3.2.3 USB选型 | 第23-26页 | 3.2.4 接.芯片选型 | 第26页 | 3.3 相关电路设计 | 第26-35页 | 3.3.1 USB接.设计 | 第26-27页 | 3.3.2 SRAM接.电路设计 | 第27页 | 3.3.3 时钟电路设计 | 第27-28页 | 3.3.4 配置电路设计 | 第28-31页 | 3.3.4.1 FPGA配置电路 | 第28-30页 | 3.3.4.2 USB配置电路 | 第30-31页 | 3.3.5 复位电路设计 | 第31-32页 | 3.3.6 电源电路设计 | 第32-33页 | 3.3.7 数据接.设计 | 第33-34页 | 3.3.8 机箱外观设计 | 第34-35页 | 3.4 本章小结 | 第35-36页 | 第四章 系统软件设计与实现 | 第36-59页 | 4.1 FPGA逻辑模块设计 | 第36-44页 | 4.1.1 数据采集模块 | 第36-38页 | 4.1.2 SRAM读写模块 | 第38-40页 | 4.1.3 通道选择模块 | 第40-41页 | 4.1.4 USB接.模块 | 第41-42页 | 4.1.5 自检模块 | 第42-43页 | 4.1.6 主控模块 | 第43-44页 | 4.2 USB软件相关设计 | 第44-58页 | 4.2.1 USB通信协议 | 第44-47页 | 4.2.1.1 包格式 | 第45-46页 | 4.2.1.2 包类型 | 第46-47页 | 4.2.2 USB固件程序设计 | 第47-53页 | 4.2.2.1 USB固件架构文件 | 第47页 | 4.2.2.2 USB功能寄存器介绍 | 第47-48页 | 4.2.2.3 USB固件工作流程 | 第48-53页 | 4.2.3 USB驱动实现 | 第53-54页 | 4.2.4 USB功能程序设计 | 第54-58页 | 4.2.4.1 USB驱动函数介绍 | 第54-55页 | 4.2.4.2 USB功能函数设计 | 第55-58页 | 4.3 本章小结 | 第58-59页 | 第五章 系统测试 | 第59-65页 | 5.1 系统功能验证 | 第59-62页 | 5.2 系统联调测试 | 第62-64页 | 5.3 本章小结 | 第64-65页 | 第六章 结论与展望 | 第65-67页 | 6.1 全文总结 | 第65页 | 6.2 工作展望 | 第65-67页 | 致谢 | 第67-68页 | 参考文献 | 第68-70页 | 附录 | 第70-71页 | 攻硕期间取得的研究成果 | 第71-72页 |
|
|
|
|
论文编号BS3747989,这篇论文共72页 会员购买按0.35元/页下载,共需支付25.2元。 直接购买按0.5元/页下载,共需要支付36元 。 |
|
|
我还不是会员,注册会员!
会员下载更优惠!充值送钱! |
我只需要这篇,无需注册!
直接网上支付,方便快捷! |
|
|
|
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。 |
|
|