|
|
|
面向UHDTV的HEVC IDCT/IDST模块的VLSI设计 |
|
论文目录 |
|
摘要 | 第3-5页 | ABSTRACT | 第5-6页 | 第一章 绪论 | 第12-20页 | 1.1 研究背景 | 第12-13页 | 1.2 视频编码标准介绍 | 第13-17页 | 1.2.1 H.26x 系列标准 | 第14-15页 | 1.2.2 MPEG 系列标准 | 第15-16页 | 1.2.3 AVS 视频编码标准 | 第16-17页 | 1.2.4 HEVC 视频编码标准 | 第17页 | 1.3 课题研究目标研究内容与意义 | 第17-19页 | 1.3.1 课题研究目标 | 第17页 | 1.3.2 课题研究内容 | 第17-18页 | 1.3.3 课题研究意义 | 第18-19页 | 1.4 本文结构安排 | 第19页 | 1.5 本章小结 | 第19-20页 | 第二章 HEVC 及 IDCT 技术综述 | 第20-33页 | 2.1 HEVC 编码框架 | 第20-21页 | 2.2 HEVC 技术综述 | 第21-30页 | 2.2.1 基于 CTU 的编码方法 | 第21-23页 | 2.2.2 帧内预测 | 第23-24页 | 2.2.3 帧间预测 | 第24-26页 | 2.2.4 变换编码 | 第26-27页 | 2.2.5 环路滤波 | 第27-29页 | 2.2.6 HEVC 新技术总结 | 第29-30页 | 2.3 DCT/IDCT 快速算法 | 第30-32页 | 2.3.1 一维 DCT/IDCT 快速算法 | 第30-31页 | 2.3.2 二维 DCT/IDCT 快速算法 | 第31-32页 | 2.4 本章小结 | 第32-33页 | 第三章 HEVC 中 IDCT/IDST 架构设计 | 第33-54页 | 3.1 HEVC 的 IDCT 电路结构介绍 | 第33-35页 | 3.2 HEVC 应用需求分析 | 第35-37页 | 3.3 总体架构设计 | 第37-39页 | 3.4 基于流水的一维 IDCT 结构设计 | 第39-49页 | 3.4.1 一维 IDCT 设计考量 | 第39-41页 | 3.4.2 一维 IDCT 总体结构设计 | 第41-46页 | 3.4.3 常数乘法器设计 | 第46-49页 | 3.5 转置缓存设计与分析 | 第49-53页 | 3.6 本章小结 | 第53-54页 | 第四章 HEVC 中 IDCT/IDST 架构 VLSI 实现 | 第54-67页 | 4.1 仿真与验证 | 第54-55页 | 4.2 逻辑综合 | 第55-60页 | 4.3 物理设计 | 第60-64页 | 4.3.1 版图布局规划 | 第60-62页 | 4.3.2 时钟树综合 | 第62-63页 | 4.3.3 布线 | 第63-64页 | 4.4 性能分析 | 第64-65页 | 4.5 本章小结 | 第65-67页 | 第五章 总结与展望 | 第67-69页 | 5.1 主要工作与创新点 | 第67-68页 | 5.1.1 主要工作 | 第67-68页 | 5.1.2 创新点 | 第68页 | 5.2 后续研究工作 | 第68-69页 | 参考文献 | 第69-73页 | 致谢 | 第73-74页 | 攻读硕士学位期间已发表或录用的论文 | 第74-76页 |
|
|
|
|
论文编号BS3647541,这篇论文共76页 会员购买按0.35元/页下载,共需支付26.6元。 直接购买按0.5元/页下载,共需要支付38元 。 |
|
|
我还不是会员,注册会员!
会员下载更优惠!充值送钱! |
我只需要这篇,无需注册!
直接网上支付,方便快捷! |
|
|
|
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。 |
|
|