|
|
|
基于FPGA的多通道同步数据采集与处理系统的实现 |
|
论文目录 |
|
摘要 | 第1-9页 | ABSTRACT | 第9-10页 | 第1章 绪论 | 第10-13页 | ·数据采集系统的意义和任务 | 第10页 | ·多通道数据采集系统目前国内外现状 | 第10-11页 | ·课题来源及意义 | 第11-12页 | ·本文内容简介 | 第12-13页 | 第2章 数据采集系统的总体方案 | 第13-17页 | ·系统功能 | 第13页 | ·技术要求 | 第13页 | ·硬件设计实现方案与主要器件选择 | 第13-15页 | ·硬件设计实现方案 | 第13-14页 | ·主要器件选择 | 第14-15页 | ·ADC 转换器的选择 | 第14页 | ·FPGA 的选择 | 第14-15页 | ·软件设计实现方案 | 第15-17页 | ·MicroC/OS-II 系统简介 | 第15页 | ·系统多任务的实现 | 第15-17页 | 第3章 数据采集系统的硬件设计与实现 | 第17-31页 | ·片上系统设计 | 第17-23页 | ·SOPC 开发流程 | 第17-18页 | ·SOPC 系统实现 | 第18-23页 | ·NIOS 处理器的实现 | 第18-19页 | ·AD 控制核的实现 | 第19-21页 | ·DMA 模块设计 | 第21-23页 | ·主要外围电路的设计 | 第23-31页 | ·AD 采集模块的设计 | 第23-24页 | ·时钟驱动模块的设计 | 第24-25页 | ·存储器模块的设计 | 第25-27页 | ·FPGA 配置电路的设计 | 第27-28页 | ·电源模块的设计 | 第28-31页 | 第4章 信号预处理与实现 | 第31-42页 | ·FIR 滤波器介绍 | 第31-32页 | ·FIR 滤波器的实现结构 | 第32-37页 | ·乘累加结构的FIR 滤波器实现 | 第32-33页 | ·基于分布式算法结构的FIR 滤波器 | 第33-37页 | ·分布式算法原理 | 第33-34页 | ·分布式算法结构 | 第34-37页 | ·FIR 滤波器的设计实现 | 第37-42页 | ·FIR 滤波器参数选取 | 第37-39页 | ·FIR 滤波器模型建立 | 第39-40页 | ·系统仿真及结论 | 第40-42页 | 第5章 系统调试 | 第42-44页 | ·电路板静态测试 | 第42页 | ·电源模块的调试 | 第42-43页 | ·FPGA 的调试 | 第43页 | ·DMA 模块的调试 | 第43页 | ·外设模块的调试 | 第43-44页 | 第6章 总结与展望 | 第44-45页 | 参考文献 | 第45-48页 | 致谢 | 第48-49页 | 附录A 攻读学位期间所发表的学术论文目录 | 第49-50页 | 附录B 系统实物图 | 第50页 |
|
|
|
|
论文编号BS584596,这篇论文共50页 会员购买按0.35元/页下载,共需支付17.5元。 直接购买按0.5元/页下载,共需要支付25元 。 |
|
|
我还不是会员,注册会员!
会员下载更优惠!充值送钱! |
我只需要这篇,无需注册!
直接网上支付,方便快捷! |
|
|
|
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。 |
|
|