logo
教育论文中心  教育论文中心   广告服务  广告服务   论文搜索  论文搜索   论文发表  论文发表   会员专区  会员专区   在线购卡   在线购卡   服务帮助  服务帮助   联系我们  联系我们   网站地图  网站地图   硕士论文  会员专区   博士论文
当前位置:教育论文中心首页--硕士论文--嵌入式处理器中高速缓存的研究与设计
博硕论文分类列表
工业技术 交通运输 农业科学
生物科学 航空航天 历史地理
医学卫生 语言文字 环境科学
综合图书 政治法律 社会科学
马列主义、毛泽东思想 艺术
数理科学和化学 文学
天文学、地理科学 军事
文化科学、教育体育 经济
自然科学总论 哲学
查看更多分类
 
论文搜索
 
 
相关论文
NAND Flash坏块管理算法
嵌入式SRAM控制器验证关键技术
5G网络高速缓存存储器配置方
片上多核系统高速缓存功耗管控方
基于高速缓存图像采集及传输技术
三维多核处理器存储关键技术研究
高性能微处理器自适应高速缓存
基于路访问轨迹和路休眠高速缓存
多核数字信号处理系统高速缓存
基于基地址寄存器映射数据高速缓
充分利用高速缓存高效算法研究
片上高速缓存可靠性研究
高速缓存参数无关DNA短序列精确
末级高速缓存性能优化关键技术研究
适用于多/众核系统智能目录高速
体系结构级Cache功耗优化技术
高速数据采集系统高速缓存海量
CMT处理器高速缓存优化技术
FT-异构多核DSP高速高效性能
提高多核处理器片上Cache利用
面向多线程应用多核Cache优
多核处理器最后一级共享高速缓存
基于PowerPC架构高速缓存
基于PowerPC片上高速缓存
面向多处理器片上高速缓存共享策
基于片内WISHBONE总线
失效盘优先高速缓存替换方案
基于路预测访问低功耗高速缓存
分布式并行系统高速缓存管理机制
基于RISC高速缓存单元研究
基于ARM9高速缓存和内存管理
互联网高速缓存系统构建和性能分析
基于混合纠错码可容错性高速缓存
基于模块调度策略及其对多处理器
基于多线程应用特性多/众核系统
超标量嵌入式处理器关键技术设计研
基于高性能嵌入式处理器H.26
基于处理器核分配方案众核处理器
 
科目列表
市场营销 管理理论 人力资源
电子商务 社会实践 先进教育
伦理道德 艺术理论 环境保护
农村研究 交通相关 烟草论文
电子电气 财务分析 融资决策
电影艺术 国学论文 材料工程
语文论文 数学论文 英语论文
政治论文 物理论文 化学论文
生物论文 美术论文 历史论文
地理论文 信息技术 班主任
音乐论文 体育论文 劳技论文
自然论文 德育管理 农村教育
素质教育 三个代表 旅游管理
国际贸易 哲学论文 工商管理
证券金融 社会学 审计论文
会计论文 建筑论文 电力论文
水利论文 园林景观 农林学
中医学 西医学 心理学
公安论文 法学法律 思想汇报
法律文书 总结报告 演讲稿
物业管理 经济学 论文指导
计算机 护理论文 社会调查
军事论文 化工论文 财政税收
保险论文 物流论文 语言教育
教育教学 给水排水 暖通论文
结构论文 综合类别 硕士论文
博士论文    
 
 
嵌入式处理器中高速缓存的研究与设计
 
     论文目录
 
摘要第1-6页
Abstract第6-9页
第一章 绪论第9-13页
   ·课题背景及来源第9-10页
   ·国内外研究现状第10-11页
   ·论文研究内容及设计思路第11-12页
   ·论文章节安排第12-13页
第二章 存储系统及其组成单元的概述第13-27页
   ·存储系统概述第13-16页
     ·存储系统概述第13-14页
     ·读/写缓冲器概述第14-15页
     ·存储管理单元(MMU)的概述第15-16页
   ·高速缓存(Cache)概述第16-26页
     ·高速缓存(Cache)的作用第16-18页
     ·虚拟Cache 与物理Cache第18-19页
     ·Cache 的分类及其特点第19-20页
     ·常用Cache 的映射结构第20-23页
     ·Cache 的替换策略第23-24页
     ·Cache 的写策略第24-25页
     ·Cache 中设计参数一些考虑第25-26页
   ·本章内容小结第26-27页
第三章 Cache 结构设计第27-41页
   ·处理器的组织第27-28页
   ·Cache 组织结构第28-31页
     ·Cache 结构设计第28-29页
     ·Cache 功能配置第29-30页
     ·Cache 组织方式第30-31页
   ·Cache 主要设计参数第31-34页
     ·基于CAM-RAM 32 路组关联结构的设计第31-33页
     ·替换策略的选择第33页
     ·写策略的选择第33-34页
   ·Cache 工作流程第34-39页
     ·Cache 工作状态第34-35页
     ·Cache 的状态的迁移第35-39页
   ·本章内容小结第39-41页
第四章 Cache 电路设计第41-57页
   ·门控时钟(Clock gating)设计第41-42页
   ·Cache 存储模块设计第42-50页
     ·SRAM 单元接口电路第43-45页
     ·SRAM 单元设计第45-47页
     ·Cache 的存储宏观结构第47-48页
     ·SRAM 灵敏放大技术第48-50页
   ·内容寻址存储器(CAM)设计第50-56页
     ·CAM 单元输入电路第50-52页
     ·CAM 单元结构第52-54页
     ·CAM 单元宏观结构第54-55页
     ·CAM-Tag 阵列在Cache 中的作用第55-56页
   ·本章内容小结第56-57页
第五章 仿真及实验结果第57-65页
   ·性能仿真第57-61页
     ·SimpleScalar 的概述第57-58页
     ·基准测试程序第58-59页
     ·验证平台建立第59-60页
     ·性能仿真结果第60-61页
   ·功能仿真第61-64页
   ·本章内容小结第64-65页
第六章 总结和展望第65-67页
   ·工作总结第65-66页
   ·工作展望第66-67页
致谢第67-68页
参考文献第68-71页
研究成果第71-72页

 
 
论文编号BS597058,这篇论文共72
会员购买按0.35元/页下载,共需支付25.2元。        直接购买按0.5元/页下载,共需要支付36元 。
我还不是会员,注册会员
会员下载更优惠!充值送钱!
我只需要这篇,无需注册!
直接网上支付,方便快捷!
 您可能感兴趣的论文
版权申明:本目录由www.jylw.com网站制作,本站并未收录原文,如果您是作者,需要删除本篇论文目录请通过QQ或其它联系方式告知我们,我们承诺24小时内删除。
 
 
| 会员专区 | 在线购卡 | 广告服务 | 网站地图 |
版权所有 教育论文中心 Copyright(C) All Rights Reserved
联系方式: QQ:277865656 或写信给我